ViewVC Help
View File | Revision Log | Show Annotations | Revision Graph | Root Listing
root/cebix/SheepShaver/src/kpx_cpu/sheepshaver_glue.cpp
(Generate patch)

Comparing SheepShaver/src/kpx_cpu/sheepshaver_glue.cpp (file contents):
Revision 1.30 by gbeauche, 2004-02-24T11:12:54Z vs.
Revision 1.58 by gbeauche, 2005-03-05T15:25:10Z

# Line 1 | Line 1
1   /*
2   *  sheepshaver_glue.cpp - Glue Kheperix CPU to SheepShaver CPU engine interface
3   *
4 < *  SheepShaver (C) 1997-2004 Christian Bauer and Marc Hellwig
4 > *  SheepShaver (C) 1997-2005 Christian Bauer and Marc Hellwig
5   *
6   *  This program is free software; you can redistribute it and/or modify
7   *  it under the terms of the GNU General Public License as published by
# Line 38 | Line 38
38   #include "name_registry.h"
39   #include "serial.h"
40   #include "ether.h"
41 + #include "timer.h"
42  
43   #include <stdio.h>
44 + #include <stdlib.h>
45 + #ifdef HAVE_MALLOC_H
46 + #include <malloc.h>
47 + #endif
48 +
49 + #ifdef USE_SDL_VIDEO
50 + #include <SDL_events.h>
51 + #endif
52  
53   #if ENABLE_MON
54   #include "mon.h"
# Line 50 | Line 59
59   #include "debug.h"
60  
61   // Emulation time statistics
62 < #define EMUL_TIME_STATS 1
62 > #ifndef EMUL_TIME_STATS
63 > #define EMUL_TIME_STATS 0
64 > #endif
65  
66   #if EMUL_TIME_STATS
67   static clock_t emul_start_time;
68 < static uint32 interrupt_count = 0;
68 > static uint32 interrupt_count = 0, ppc_interrupt_count = 0;
69   static clock_t interrupt_time = 0;
70   static uint32 exec68k_count = 0;
71   static clock_t exec68k_time = 0;
# Line 82 | Line 93 | extern "C" void check_load_invoc(uint32
93   // PowerPC EmulOp to exit from emulation looop
94   const uint32 POWERPC_EXEC_RETURN = POWERPC_EMUL_OP | 1;
95  
85 // Enable multicore (main/interrupts) cpu emulation?
86 #define MULTICORE_CPU (ASYNC_IRQ ? 1 : 0)
87
96   // Enable Execute68k() safety checks?
97   #define SAFE_EXEC_68K 1
98  
# Line 98 | Line 106 | const uint32 POWERPC_EXEC_RETURN = POWER
106   #define INTERRUPTS_IN_NATIVE_MODE 1
107  
108   // Pointer to Kernel Data
109 < static KernelData * const kernel_data = (KernelData *)KERNEL_DATA_BASE;
109 > static KernelData * kernel_data;
110  
111   // SIGSEGV handler
112 < static sigsegv_return_t sigsegv_handler(sigsegv_address_t, sigsegv_address_t);
112 > sigsegv_return_t sigsegv_handler(sigsegv_address_t, sigsegv_address_t);
113 >
114 > #if PPC_ENABLE_JIT && PPC_REENTRANT_JIT
115 > // Special trampolines for EmulOp and NativeOp
116 > static uint8 *emul_op_trampoline;
117 > static uint8 *native_op_trampoline;
118 > #endif
119  
120   // JIT Compiler enabled?
121   static inline bool enable_jit_p()
# Line 136 | Line 150 | public:
150          uint32 get_xer() const          { return xer().get(); }
151          void set_xer(uint32 v)          { xer().set(v); }
152  
153 +        // Execute NATIVE_OP routine
154 +        void execute_native_op(uint32 native_op);
155 +
156          // Execute EMUL_OP routine
157          void execute_emul_op(uint32 emul_op);
158  
# Line 148 | Line 165 | public:
165          // Execute MacOS/PPC code
166          uint32 execute_macos_code(uint32 tvect, int nargs, uint32 const *args);
167  
168 + #if PPC_ENABLE_JIT
169          // Compile one instruction
170 <        virtual bool compile1(codegen_context_t & cg_context);
171 <
170 >        virtual int compile1(codegen_context_t & cg_context);
171 > #endif
172          // Resource manager thunk
173          void get_resource(uint32 old_get_resource);
174  
175          // Handle MacOS interrupt
176          void interrupt(uint32 entry);
159        void handle_interrupt();
177  
178          // Make sure the SIGSEGV handler can access CPU registers
179          friend sigsegv_return_t sigsegv_handler(sigsegv_address_t, sigsegv_address_t);
180 +
181 +        // Memory allocator returning areas aligned on 16-byte boundaries
182 +        void *operator new(size_t size);
183 +        void operator delete(void *p);
184   };
185  
186   // Memory allocator returning areas aligned on 16-byte boundaries
187 < void *operator new(size_t size)
187 > void *sheepshaver_cpu::operator new(size_t size)
188   {
189          void *p;
190  
191 <        /* XXX: try different approaches */
191 > #if defined(HAVE_POSIX_MEMALIGN)
192          if (posix_memalign(&p, 16, size) != 0)
193                  throw std::bad_alloc();
194 + #elif defined(HAVE_MEMALIGN)
195 +        p = memalign(16, size);
196 + #elif defined(HAVE_VALLOC)
197 +        p = valloc(size); // page-aligned!
198 + #else
199 +        /* XXX: handle padding ourselves */
200 +        p = malloc(size);
201 + #endif
202  
203          return p;
204   }
205  
206 < void operator delete(void *p)
206 > void sheepshaver_cpu::operator delete(void *p)
207   {
208 + #if defined(HAVE_MEMALIGN) || defined(HAVE_VALLOC)
209 + #if defined(__GLIBC__)
210 +        // this is known to work only with GNU libc
211 +        free(p);
212 + #endif
213 + #else
214          free(p);
215 + #endif
216   }
217  
218   sheepshaver_cpu::sheepshaver_cpu()
# Line 205 | Line 241 | void sheepshaver_cpu::init_decoder()
241          }
242   }
243  
208 // Forward declaration for native opcode handler
209 static void NativeOp(int selector);
210
244   /*              NativeOp instruction format:
245 <                +------------+--------------------------+--+----------+------------+
246 <                |      6     |                          |FN|    OP    |      2     |
247 <                +------------+--------------------------+--+----------+------------+
248 <                 0         5 |6                       19 20 21      25 26        31
245 >                +------------+-------------------------+--+-----------+------------+
246 >                |      6     |                         |FN|    OP     |      2     |
247 >                +------------+-------------------------+--+-----------+------------+
248 >                 0         5 |6                      18 19 20      25 26        31
249   */
250  
251 < typedef bit_field< 20, 20 > FN_field;
252 < typedef bit_field< 21, 25 > NATIVE_OP_field;
251 > typedef bit_field< 19, 19 > FN_field;
252 > typedef bit_field< 20, 25 > NATIVE_OP_field;
253   typedef bit_field< 26, 31 > EMUL_OP_field;
254  
255   // Execute EMUL_OP routine
# Line 259 | Line 292 | void sheepshaver_cpu::execute_sheep(uint
292                  break;
293  
294          case 2:         // EXEC_NATIVE
295 <                NativeOp(NATIVE_OP_field::extract(opcode));
295 >                execute_native_op(NATIVE_OP_field::extract(opcode));
296                  if (FN_field::test(opcode))
297                          pc() = lr();
298                  else
# Line 274 | Line 307 | void sheepshaver_cpu::execute_sheep(uint
307   }
308  
309   // Compile one instruction
277 bool sheepshaver_cpu::compile1(codegen_context_t & cg_context)
278 {
310   #if PPC_ENABLE_JIT
311 + int sheepshaver_cpu::compile1(codegen_context_t & cg_context)
312 + {
313          const instr_info_t *ii = cg_context.instr_info;
314          if (ii->mnemo != PPC_I(SHEEP))
315 <                return false;
315 >                return COMPILE_FAILURE;
316  
317 <        bool compiled = false;
317 >        int status = COMPILE_FAILURE;
318          powerpc_dyngen & dg = cg_context.codegen;
319          uint32 opcode = cg_context.opcode;
320  
321          switch (opcode & 0x3f) {
322          case 0:         // EMUL_RETURN
323                  dg.gen_invoke(QuitEmulator);
324 <                compiled = true;
324 >                status = COMPILE_CODE_OK;
325                  break;
326  
327          case 1:         // EXEC_RETURN
328                  dg.gen_spcflags_set(SPCFLAG_CPU_EXEC_RETURN);
329 <                compiled = true;
329 >                // Don't check for pending interrupts, we do know we have to
330 >                // get out of this block ASAP
331 >                dg.gen_exec_return();
332 >                status = COMPILE_EPILOGUE_OK;
333                  break;
334  
335          case 2: {       // EXEC_NATIVE
336                  uint32 selector = NATIVE_OP_field::extract(opcode);
337                  switch (selector) {
338 + #if !PPC_REENTRANT_JIT
339 +                // Filter out functions that may invoke Execute68k() or
340 +                // CallMacOS(), this would break reentrancy as they could
341 +                // invalidate the translation cache and even overwrite
342 +                // continuation code when we are done with them.
343                  case NATIVE_PATCH_NAME_REGISTRY:
344                          dg.gen_invoke(DoPatchNameRegistry);
345 <                        compiled = true;
345 >                        status = COMPILE_CODE_OK;
346                          break;
347                  case NATIVE_VIDEO_INSTALL_ACCEL:
348                          dg.gen_invoke(VideoInstallAccel);
349 <                        compiled = true;
349 >                        status = COMPILE_CODE_OK;
350                          break;
351                  case NATIVE_VIDEO_VBL:
352                          dg.gen_invoke(VideoVBL);
353 <                        compiled = true;
353 >                        status = COMPILE_CODE_OK;
354                          break;
355                  case NATIVE_GET_RESOURCE:
356                  case NATIVE_GET_1_RESOURCE:
# Line 327 | Line 368 | bool sheepshaver_cpu::compile1(codegen_c
368                          typedef void (*func_t)(dyngen_cpu_base, uint32);
369                          func_t func = (func_t)nv_mem_fun(&sheepshaver_cpu::get_resource).ptr();
370                          dg.gen_invoke_CPU_im(func, old_get_resource);
371 <                        compiled = true;
371 >                        status = COMPILE_CODE_OK;
372                          break;
373                  }
333                case NATIVE_DISABLE_INTERRUPT:
334                        dg.gen_invoke(DisableInterrupt);
335                        compiled = true;
336                        break;
337                case NATIVE_ENABLE_INTERRUPT:
338                        dg.gen_invoke(EnableInterrupt);
339                        compiled = true;
340                        break;
374                  case NATIVE_CHECK_LOAD_INVOC:
375                          dg.gen_load_T0_GPR(3);
376                          dg.gen_load_T1_GPR(4);
377                          dg.gen_se_16_32_T1();
378                          dg.gen_load_T2_GPR(5);
379                          dg.gen_invoke_T0_T1_T2((void (*)(uint32, uint32, uint32))check_load_invoc);
380 <                        compiled = true;
380 >                        status = COMPILE_CODE_OK;
381 >                        break;
382 > #endif
383 >                case NATIVE_BITBLT:
384 >                        dg.gen_load_T0_GPR(3);
385 >                        dg.gen_invoke_T0((void (*)(uint32))NQD_bitblt);
386 >                        status = COMPILE_CODE_OK;
387 >                        break;
388 >                case NATIVE_INVRECT:
389 >                        dg.gen_load_T0_GPR(3);
390 >                        dg.gen_invoke_T0((void (*)(uint32))NQD_invrect);
391 >                        status = COMPILE_CODE_OK;
392 >                        break;
393 >                case NATIVE_FILLRECT:
394 >                        dg.gen_load_T0_GPR(3);
395 >                        dg.gen_invoke_T0((void (*)(uint32))NQD_fillrect);
396 >                        status = COMPILE_CODE_OK;
397                          break;
398                  }
399 <                if (FN_field::test(opcode)) {
400 <                        if (compiled) {
399 >                // Could we fully translate this NativeOp?
400 >                if (status == COMPILE_CODE_OK) {
401 >                        if (!FN_field::test(opcode))
402 >                                cg_context.done_compile = false;
403 >                        else {
404                                  dg.gen_load_A0_LR();
405                                  dg.gen_set_PC_A0();
406 +                                cg_context.done_compile = true;
407                          }
408 <                        cg_context.done_compile = true;
408 >                        break;
409                  }
410 <                else
410 > #if PPC_REENTRANT_JIT
411 >                // Try to execute NativeOp trampoline
412 >                if (!FN_field::test(opcode))
413 >                        dg.gen_set_PC_im(cg_context.pc + 4);
414 >                else {
415 >                        dg.gen_load_A0_LR();
416 >                        dg.gen_set_PC_A0();
417 >                }
418 >                dg.gen_mov_32_T0_im(selector);
419 >                dg.gen_jmp(native_op_trampoline);
420 >                cg_context.done_compile = true;
421 >                status = COMPILE_EPILOGUE_OK;
422 >                break;
423 > #endif
424 >                // Invoke NativeOp handler
425 >                if (!FN_field::test(opcode)) {
426 >                        typedef void (*func_t)(dyngen_cpu_base, uint32);
427 >                        func_t func = (func_t)nv_mem_fun(&sheepshaver_cpu::execute_native_op).ptr();
428 >                        dg.gen_invoke_CPU_im(func, selector);
429                          cg_context.done_compile = false;
430 +                        status = COMPILE_CODE_OK;
431 +                }
432 +                // Otherwise, let it generate a call to execute_sheep() which
433 +                // will cause necessary updates to the program counter
434                  break;
435          }
436  
437          default: {      // EMUL_OP
438 +                uint32 emul_op = EMUL_OP_field::extract(opcode) - 3;
439 + #if PPC_REENTRANT_JIT
440 +                // Try to execute EmulOp trampoline
441 +                dg.gen_set_PC_im(cg_context.pc + 4);
442 +                dg.gen_mov_32_T0_im(emul_op);
443 +                dg.gen_jmp(emul_op_trampoline);
444 +                cg_context.done_compile = true;
445 +                status = COMPILE_EPILOGUE_OK;
446 +                break;
447 + #endif
448 +                // Invoke EmulOp handler
449                  typedef void (*func_t)(dyngen_cpu_base, uint32);
450                  func_t func = (func_t)nv_mem_fun(&sheepshaver_cpu::execute_emul_op).ptr();
451 <                dg.gen_invoke_CPU_im(func, EMUL_OP_field::extract(opcode) - 3);
451 >                dg.gen_invoke_CPU_im(func, emul_op);
452                  cg_context.done_compile = false;
453 <                compiled = true;
453 >                status = COMPILE_CODE_OK;
454                  break;
455          }
456          }
457 <        return compiled;
372 < #endif
373 <        return false;
457 >        return status;
458   }
459 + #endif
460  
461   // Handle MacOS interrupt
462   void sheepshaver_cpu::interrupt(uint32 entry)
463   {
464   #if EMUL_TIME_STATS
465 <        interrupt_count++;
465 >        ppc_interrupt_count++;
466          const clock_t interrupt_start = clock();
467   #endif
468  
384 #if !MULTICORE_CPU
469          // Save program counters and branch registers
470          uint32 saved_pc = pc();
471          uint32 saved_lr = lr();
472          uint32 saved_ctr= ctr();
473          uint32 saved_sp = gpr(1);
390 #endif
474  
475          // Initialize stack pointer to SheepShaver alternate stack base
476          gpr(1) = SignalStackBase() - 64;
# Line 427 | Line 510 | void sheepshaver_cpu::interrupt(uint32 e
510          // Enter nanokernel
511          execute(entry);
512  
430 #if !MULTICORE_CPU
513          // Restore program counters and branch registers
514          pc() = saved_pc;
515          lr() = saved_lr;
516          ctr()= saved_ctr;
517          gpr(1) = saved_sp;
436 #endif
518  
519   #if EMUL_TIME_STATS
520          interrupt_time += (clock() - interrupt_start);
# Line 631 | Line 712 | inline void sheepshaver_cpu::get_resourc
712   *              SheepShaver CPU engine interface
713   **/
714  
715 < static sheepshaver_cpu *main_cpu = NULL;                // CPU emulator to handle usual control flow
716 < static sheepshaver_cpu *interrupt_cpu = NULL;   // CPU emulator to handle interrupts
636 < static sheepshaver_cpu *current_cpu = NULL;             // Current CPU emulator context
715 > // PowerPC CPU emulator
716 > static sheepshaver_cpu *ppc_cpu = NULL;
717  
718   void FlushCodeCache(uintptr start, uintptr end)
719   {
720          D(bug("FlushCodeCache(%08x, %08x)\n", start, end));
721 <        main_cpu->invalidate_cache_range(start, end);
642 < #if MULTICORE_CPU
643 <        interrupt_cpu->invalidate_cache_range(start, end);
644 < #endif
645 < }
646 <
647 < static inline void cpu_push(sheepshaver_cpu *new_cpu)
648 < {
649 < #if MULTICORE_CPU
650 <        current_cpu = new_cpu;
651 < #endif
652 < }
653 <
654 < static inline void cpu_pop()
655 < {
656 < #if MULTICORE_CPU
657 <        current_cpu = main_cpu;
658 < #endif
721 >        ppc_cpu->invalidate_cache_range(start, end);
722   }
723  
724   // Dump PPC registers
725   static void dump_registers(void)
726   {
727 <        current_cpu->dump_registers();
727 >        ppc_cpu->dump_registers();
728   }
729  
730   // Dump log
731   static void dump_log(void)
732   {
733 <        current_cpu->dump_log();
733 >        ppc_cpu->dump_log();
734   }
735  
736   /*
737   *  Initialize CPU emulation
738   */
739  
740 < static sigsegv_return_t sigsegv_handler(sigsegv_address_t fault_address, sigsegv_address_t fault_instruction)
740 > sigsegv_return_t sigsegv_handler(sigsegv_address_t fault_address, sigsegv_address_t fault_instruction)
741   {
742   #if ENABLE_VOSF
743          // Handle screen fault
# Line 686 | Line 749 | static sigsegv_return_t sigsegv_handler(
749          const uintptr addr = (uintptr)fault_address;
750   #if HAVE_SIGSEGV_SKIP_INSTRUCTION
751          // Ignore writes to ROM
752 <        if ((addr - ROM_BASE) < ROM_SIZE)
752 >        if ((addr - (uintptr)ROMBaseHost) < ROM_SIZE)
753                  return SIGSEGV_RETURN_SKIP_INSTRUCTION;
754  
755          // Get program counter of target CPU
756 <        sheepshaver_cpu * const cpu = current_cpu;
756 >        sheepshaver_cpu * const cpu = ppc_cpu;
757          const uint32 pc = cpu->pc();
758          
759          // Fault in Mac ROM or RAM?
760 <        bool mac_fault = (pc >= ROM_BASE) && (pc < (ROM_BASE + ROM_AREA_SIZE)) || (pc >= RAMBase) && (pc < (RAMBase + RAMSize));
760 >        bool mac_fault = (pc >= ROM_BASE) && (pc < (ROM_BASE + ROM_AREA_SIZE)) || (pc >= RAMBase) && (pc < (RAMBase + RAMSize)) || (pc >= DR_CACHE_BASE && pc < (DR_CACHE_BASE + DR_CACHE_SIZE));
761          if (mac_fault) {
762  
763                  // "VM settings" during MacOS 8 installation
# Line 714 | Line 777 | static sigsegv_return_t sigsegv_handler(
777                          return SIGSEGV_RETURN_SKIP_INSTRUCTION;
778                  else if (pc == ROM_BASE + 0x4a10a0 && (cpu->gpr(20) == 0xf3012002 || cpu->gpr(20) == 0xf3012000))
779                          return SIGSEGV_RETURN_SKIP_INSTRUCTION;
780 +        
781 +                // MacOS 8.6 serial drivers on startup (with DR Cache and OldWorld ROM)
782 +                else if ((pc - DR_CACHE_BASE) < DR_CACHE_SIZE && (cpu->gpr(16) == 0xf3012002 || cpu->gpr(16) == 0xf3012000))
783 +                        return SIGSEGV_RETURN_SKIP_INSTRUCTION;
784 +                else if ((pc - DR_CACHE_BASE) < DR_CACHE_SIZE && (cpu->gpr(20) == 0xf3012002 || cpu->gpr(20) == 0xf3012000))
785 +                        return SIGSEGV_RETURN_SKIP_INSTRUCTION;
786  
787                  // Ignore writes to the zero page
788                  else if ((uint32)(addr - SheepMem::ZeroPage()) < (uint32)SheepMem::PageSize())
# Line 730 | Line 799 | static sigsegv_return_t sigsegv_handler(
799          printf("SIGSEGV\n");
800          printf("  pc %p\n", fault_instruction);
801          printf("  ea %p\n", fault_address);
733        printf(" cpu %s\n", current_cpu == main_cpu ? "main" : "interrupts");
802          dump_registers();
803 <        current_cpu->dump_log();
803 >        ppc_cpu->dump_log();
804          enter_mon();
805          QuitEmulator();
806  
# Line 741 | Line 809 | static sigsegv_return_t sigsegv_handler(
809  
810   void init_emul_ppc(void)
811   {
812 +        // Get pointer to KernelData in host address space
813 +        kernel_data = (KernelData *)Mac2HostAddr(KERNEL_DATA_BASE);
814 +
815          // Initialize main CPU emulator
816 <        main_cpu = new sheepshaver_cpu();
817 <        main_cpu->set_register(powerpc_registers::GPR(3), any_register((uint32)ROM_BASE + 0x30d000));
818 <        main_cpu->set_register(powerpc_registers::GPR(4), any_register(KernelDataAddr + 0x1000));
816 >        ppc_cpu = new sheepshaver_cpu();
817 >        ppc_cpu->set_register(powerpc_registers::GPR(3), any_register((uint32)ROM_BASE + 0x30d000));
818 >        ppc_cpu->set_register(powerpc_registers::GPR(4), any_register(KernelDataAddr + 0x1000));
819          WriteMacInt32(XLM_RUN_MODE, MODE_68K);
820  
750 #if MULTICORE_CPU
751        // Initialize alternate CPU emulator to handle interrupts
752        interrupt_cpu = new sheepshaver_cpu();
753 #endif
754
755        // Install the handler for SIGSEGV
756        sigsegv_install_handler(sigsegv_handler);
757
821   #if ENABLE_MON
822          // Install "regs" command in cxmon
823          mon_add_command("regs", dump_registers, "regs                     Dump PowerPC registers\n");
# Line 780 | Line 843 | void exit_emul_ppc(void)
843          printf("Total emulation time : %.1f sec\n", double(emul_time) / double(CLOCKS_PER_SEC));
844          printf("Total interrupt count: %d (%2.1f Hz)\n", interrupt_count,
845                     (double(interrupt_count) * CLOCKS_PER_SEC) / double(emul_time));
846 +        printf("Total ppc interrupt count: %d (%2.1f %%)\n", ppc_interrupt_count,
847 +                   (double(ppc_interrupt_count) * 100.0) / double(interrupt_count));
848  
849   #define PRINT_STATS(LABEL, VAR_PREFIX) do {                                                             \
850                  printf("Total " LABEL " count : %d\n", VAR_PREFIX##_count);             \
# Line 796 | Line 861 | void exit_emul_ppc(void)
861          printf("\n");
862   #endif
863  
864 <        delete main_cpu;
800 < #if MULTICORE_CPU
801 <        delete interrupt_cpu;
802 < #endif
864 >        delete ppc_cpu;
865   }
866  
867 + #if PPC_ENABLE_JIT && PPC_REENTRANT_JIT
868 + // Initialize EmulOp trampolines
869 + void init_emul_op_trampolines(basic_dyngen & dg)
870 + {
871 +        typedef void (*func_t)(dyngen_cpu_base, uint32);
872 +        func_t func;
873 +
874 +        // EmulOp
875 +        emul_op_trampoline = dg.gen_start();
876 +        func = (func_t)nv_mem_fun(&sheepshaver_cpu::execute_emul_op).ptr();
877 +        dg.gen_invoke_CPU_T0(func);
878 +        dg.gen_exec_return();
879 +        dg.gen_end();
880 +
881 +        // NativeOp
882 +        native_op_trampoline = dg.gen_start();
883 +        func = (func_t)nv_mem_fun(&sheepshaver_cpu::execute_native_op).ptr();
884 +        dg.gen_invoke_CPU_T0(func);    
885 +        dg.gen_exec_return();
886 +        dg.gen_end();
887 +
888 +        D(bug("EmulOp trampoline:   %p\n", emul_op_trampoline));
889 +        D(bug("NativeOp trampoline: %p\n", native_op_trampoline));
890 + }
891 + #endif
892 +
893   /*
894   *  Emulation loop
895   */
896  
897   void emul_ppc(uint32 entry)
898   {
811        current_cpu = main_cpu;
899   #if 0
900 <        current_cpu->start_log();
900 >        ppc_cpu->start_log();
901   #endif
902          // start emulation loop and enable code translation or caching
903 <        current_cpu->execute(entry);
903 >        ppc_cpu->execute(entry);
904   }
905  
906   /*
907   *  Handle PowerPC interrupt
908   */
909  
823 #if ASYNC_IRQ
824 void HandleInterrupt(void)
825 {
826        main_cpu->handle_interrupt();
827 }
828 #else
910   void TriggerInterrupt(void)
911   {
912   #if 0
913    WriteMacInt32(0x16a, ReadMacInt32(0x16a) + 1);
914   #else
915    // Trigger interrupt to main cpu only
916 <  if (main_cpu)
917 <          main_cpu->trigger_interrupt();
916 >  if (ppc_cpu)
917 >          ppc_cpu->trigger_interrupt();
918   #endif
919   }
839 #endif
920  
921 < void sheepshaver_cpu::handle_interrupt(void)
921 > void HandleInterrupt(powerpc_registers *r)
922   {
923 <        // Do nothing if interrupts are disabled
924 <        if (*(int32 *)XLM_IRQ_NEST > 0)
925 <                return;
923 > #ifdef USE_SDL_VIDEO
924 >        // We must fill in the events queue in the same thread that did call SDL_SetVideoMode()
925 >        SDL_PumpEvents();
926 > #endif
927  
928 <        // Do nothing if there is no interrupt pending
929 <        if (InterruptFlags == 0)
928 >        // Do nothing if interrupts are disabled
929 >        if (int32(ReadMacInt32(XLM_IRQ_NEST)) > 0)
930                  return;
931  
932 <        // Disable MacOS stack sniffer
933 <        WriteMacInt32(0x110, 0);
932 >        // Increment interrupt counter
933 > #if EMUL_TIME_STATS
934 >        interrupt_count++;
935 > #endif
936  
937          // Interrupt action depends on current run mode
938          switch (ReadMacInt32(XLM_RUN_MODE)) {
939          case MODE_68K:
940                  // 68k emulator active, trigger 68k interrupt level 1
858                assert(current_cpu == main_cpu);
941                  WriteMacInt16(tswap32(kernel_data->v[0x67c >> 2]), 1);
942 <                set_cr(get_cr() | tswap32(kernel_data->v[0x674 >> 2]));
942 >                r->cr.set(r->cr.get() | tswap32(kernel_data->v[0x674 >> 2]));
943                  break;
944      
945   #if INTERRUPTS_IN_NATIVE_MODE
946          case MODE_NATIVE:
947                  // 68k emulator inactive, in nanokernel?
948 <                assert(current_cpu == main_cpu);
949 <                if (gpr(1) != KernelDataAddr) {
948 >                if (r->gpr[1] != KernelDataAddr) {
949 >
950                          // Prepare for 68k interrupt level 1
951                          WriteMacInt16(tswap32(kernel_data->v[0x67c >> 2]), 1);
952                          WriteMacInt32(tswap32(kernel_data->v[0x658 >> 2]) + 0xdc,
# Line 873 | Line 955 | void sheepshaver_cpu::handle_interrupt(v
955        
956                          // Execute nanokernel interrupt routine (this will activate the 68k emulator)
957                          DisableInterrupt();
876                        cpu_push(interrupt_cpu);
958                          if (ROMType == ROMTYPE_NEWWORLD)
959 <                                current_cpu->interrupt(ROM_BASE + 0x312b1c);
959 >                                ppc_cpu->interrupt(ROM_BASE + 0x312b1c);
960                          else
961 <                                current_cpu->interrupt(ROM_BASE + 0x312a3c);
881 <                        cpu_pop();
961 >                                ppc_cpu->interrupt(ROM_BASE + 0x312a3c);
962                  }
963                  break;
964   #endif
# Line 887 | Line 967 | void sheepshaver_cpu::handle_interrupt(v
967          case MODE_EMUL_OP:
968                  // 68k emulator active, within EMUL_OP routine, execute 68k interrupt routine directly when interrupt level is 0
969                  if ((ReadMacInt32(XLM_68K_R25) & 7) == 0) {
970 + #if EMUL_TIME_STATS
971 +                        const clock_t interrupt_start = clock();
972 + #endif
973   #if 1
974                          // Execute full 68k interrupt routine
975                          M68kRegisters r;
976                          uint32 old_r25 = ReadMacInt32(XLM_68K_R25);     // Save interrupt level
977                          WriteMacInt32(XLM_68K_R25, 0x21);                       // Execute with interrupt level 1
978 <                        static const uint8 proc[] = {
978 >                        static const uint8 proc_template[] = {
979                                  0x3f, 0x3c, 0x00, 0x00,                 // move.w       #$0000,-(sp)    (fake format word)
980                                  0x48, 0x7a, 0x00, 0x0a,                 // pea          @1(pc)                  (return address)
981                                  0x40, 0xe7,                                             // move         sr,-(sp)                (saved SR)
# Line 900 | Line 983 | void sheepshaver_cpu::handle_interrupt(v
983                                  0x4e, 0xd0,                                             // jmp          (a0)
984                                  M68K_RTS >> 8, M68K_RTS & 0xff  // @1
985                          };
986 <                        Execute68k((uint32)proc, &r);
986 >                        BUILD_SHEEPSHAVER_PROCEDURE(proc);
987 >                        Execute68k(proc, &r);
988                          WriteMacInt32(XLM_68K_R25, old_r25);            // Restore interrupt level
989   #else
990                          // Only update cursor
# Line 912 | Line 996 | void sheepshaver_cpu::handle_interrupt(v
996                                  }
997                          }
998   #endif
999 + #if EMUL_TIME_STATS
1000 +                        interrupt_time += (clock() - interrupt_start);
1001 + #endif
1002                  }
1003                  break;
1004   #endif
# Line 924 | Line 1011 | static void get_ind_resource(void);
1011   static void get_1_ind_resource(void);
1012   static void r_get_resource(void);
1013  
1014 < #define GPR(REG) current_cpu->gpr(REG)
1015 <
929 < static void NativeOp(int selector)
1014 > // Execute NATIVE_OP routine
1015 > void sheepshaver_cpu::execute_native_op(uint32 selector)
1016   {
1017   #if EMUL_TIME_STATS
1018          native_exec_count++;
# Line 944 | Line 1030 | static void NativeOp(int selector)
1030                  VideoVBL();
1031                  break;
1032          case NATIVE_VIDEO_DO_DRIVER_IO:
1033 <                GPR(3) = (int32)(int16)VideoDoDriverIO((void *)GPR(3), (void *)GPR(4),
948 <                                                                                           (void *)GPR(5), GPR(6), GPR(7));
1033 >                gpr(3) = (int32)(int16)VideoDoDriverIO(gpr(3), gpr(4), gpr(5), gpr(6), gpr(7));
1034                  break;
950 #ifdef WORDS_BIGENDIAN
1035          case NATIVE_ETHER_IRQ:
1036                  EtherIRQ();
1037                  break;
1038          case NATIVE_ETHER_INIT:
1039 <                GPR(3) = InitStreamModule((void *)GPR(3));
1039 >                gpr(3) = InitStreamModule((void *)gpr(3));
1040                  break;
1041          case NATIVE_ETHER_TERM:
1042                  TerminateStreamModule();
1043                  break;
1044          case NATIVE_ETHER_OPEN:
1045 <                GPR(3) = ether_open((queue_t *)GPR(3), (void *)GPR(4), GPR(5), GPR(6), (void*)GPR(7));
1045 >                gpr(3) = ether_open((queue_t *)gpr(3), (void *)gpr(4), gpr(5), gpr(6), (void*)gpr(7));
1046                  break;
1047          case NATIVE_ETHER_CLOSE:
1048 <                GPR(3) = ether_close((queue_t *)GPR(3), GPR(4), (void *)GPR(5));
1048 >                gpr(3) = ether_close((queue_t *)gpr(3), gpr(4), (void *)gpr(5));
1049                  break;
1050          case NATIVE_ETHER_WPUT:
1051 <                GPR(3) = ether_wput((queue_t *)GPR(3), (mblk_t *)GPR(4));
1051 >                gpr(3) = ether_wput((queue_t *)gpr(3), (mblk_t *)gpr(4));
1052                  break;
1053          case NATIVE_ETHER_RSRV:
1054 <                GPR(3) = ether_rsrv((queue_t *)GPR(3));
1054 >                gpr(3) = ether_rsrv((queue_t *)gpr(3));
1055                  break;
1056 < #else
1057 <        case NATIVE_ETHER_INIT:
1058 <                // FIXME: needs more complicated thunks
1059 <                GPR(3) = false;
1056 >        case NATIVE_SYNC_HOOK:
1057 >                gpr(3) = NQD_sync_hook(gpr(3));
1058 >                break;
1059 >        case NATIVE_BITBLT_HOOK:
1060 >                gpr(3) = NQD_bitblt_hook(gpr(3));
1061 >                break;
1062 >        case NATIVE_BITBLT:
1063 >                NQD_bitblt(gpr(3));
1064 >                break;
1065 >        case NATIVE_FILLRECT_HOOK:
1066 >                gpr(3) = NQD_fillrect_hook(gpr(3));
1067 >                break;
1068 >        case NATIVE_INVRECT:
1069 >                NQD_invrect(gpr(3));
1070 >                break;
1071 >        case NATIVE_FILLRECT:
1072 >                NQD_fillrect(gpr(3));
1073                  break;
977 #endif
1074          case NATIVE_SERIAL_NOTHING:
1075          case NATIVE_SERIAL_OPEN:
1076          case NATIVE_SERIAL_PRIME_IN:
# Line 992 | Line 1088 | static void NativeOp(int selector)
1088                          SerialStatus,
1089                          SerialClose
1090                  };
1091 <                GPR(3) = serial_callbacks[selector - NATIVE_SERIAL_NOTHING](GPR(3), GPR(4));
1091 >                gpr(3) = serial_callbacks[selector - NATIVE_SERIAL_NOTHING](gpr(3), gpr(4));
1092                  break;
1093          }
1094          case NATIVE_GET_RESOURCE:
# Line 1002 | Line 1098 | static void NativeOp(int selector)
1098          case NATIVE_R_GET_RESOURCE: {
1099                  typedef void (*GetResourceCallback)(void);
1100                  static const GetResourceCallback get_resource_callbacks[] = {
1101 <                        get_resource,
1102 <                        get_1_resource,
1103 <                        get_ind_resource,
1104 <                        get_1_ind_resource,
1105 <                        r_get_resource
1101 >                        ::get_resource,
1102 >                        ::get_1_resource,
1103 >                        ::get_ind_resource,
1104 >                        ::get_1_ind_resource,
1105 >                        ::r_get_resource
1106                  };
1107                  get_resource_callbacks[selector - NATIVE_GET_RESOURCE]();
1108                  break;
1109          }
1014        case NATIVE_DISABLE_INTERRUPT:
1015                DisableInterrupt();
1016                break;
1017        case NATIVE_ENABLE_INTERRUPT:
1018                EnableInterrupt();
1019                break;
1110          case NATIVE_MAKE_EXECUTABLE:
1111 <                MakeExecutable(0, (void *)GPR(4), GPR(5));
1111 >                MakeExecutable(0, gpr(4), gpr(5));
1112                  break;
1113          case NATIVE_CHECK_LOAD_INVOC:
1114 <                check_load_invoc(GPR(3), GPR(4), GPR(5));
1114 >                check_load_invoc(gpr(3), gpr(4), gpr(5));
1115                  break;
1116          default:
1117                  printf("FATAL: NATIVE_OP called with bogus selector %d\n", selector);
# Line 1042 | Line 1132 | static void NativeOp(int selector)
1132  
1133   void Execute68k(uint32 pc, M68kRegisters *r)
1134   {
1135 <        current_cpu->execute_68k(pc, r);
1135 >        ppc_cpu->execute_68k(pc, r);
1136   }
1137  
1138   /*
# Line 1065 | Line 1155 | void Execute68kTrap(uint16 trap, M68kReg
1155  
1156   uint32 call_macos(uint32 tvect)
1157   {
1158 <        return current_cpu->execute_macos_code(tvect, 0, NULL);
1158 >        return ppc_cpu->execute_macos_code(tvect, 0, NULL);
1159   }
1160  
1161   uint32 call_macos1(uint32 tvect, uint32 arg1)
1162   {
1163          const uint32 args[] = { arg1 };
1164 <        return current_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1164 >        return ppc_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1165   }
1166  
1167   uint32 call_macos2(uint32 tvect, uint32 arg1, uint32 arg2)
1168   {
1169          const uint32 args[] = { arg1, arg2 };
1170 <        return current_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1170 >        return ppc_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1171   }
1172  
1173   uint32 call_macos3(uint32 tvect, uint32 arg1, uint32 arg2, uint32 arg3)
1174   {
1175          const uint32 args[] = { arg1, arg2, arg3 };
1176 <        return current_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1176 >        return ppc_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1177   }
1178  
1179   uint32 call_macos4(uint32 tvect, uint32 arg1, uint32 arg2, uint32 arg3, uint32 arg4)
1180   {
1181          const uint32 args[] = { arg1, arg2, arg3, arg4 };
1182 <        return current_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1182 >        return ppc_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1183   }
1184  
1185   uint32 call_macos5(uint32 tvect, uint32 arg1, uint32 arg2, uint32 arg3, uint32 arg4, uint32 arg5)
1186   {
1187          const uint32 args[] = { arg1, arg2, arg3, arg4, arg5 };
1188 <        return current_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1188 >        return ppc_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1189   }
1190  
1191   uint32 call_macos6(uint32 tvect, uint32 arg1, uint32 arg2, uint32 arg3, uint32 arg4, uint32 arg5, uint32 arg6)
1192   {
1193          const uint32 args[] = { arg1, arg2, arg3, arg4, arg5, arg6 };
1194 <        return current_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1194 >        return ppc_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1195   }
1196  
1197   uint32 call_macos7(uint32 tvect, uint32 arg1, uint32 arg2, uint32 arg3, uint32 arg4, uint32 arg5, uint32 arg6, uint32 arg7)
1198   {
1199          const uint32 args[] = { arg1, arg2, arg3, arg4, arg5, arg6, arg7 };
1200 <        return current_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1200 >        return ppc_cpu->execute_macos_code(tvect, sizeof(args)/sizeof(args[0]), args);
1201   }
1202  
1203   /*
# Line 1116 | Line 1206 | uint32 call_macos7(uint32 tvect, uint32
1206  
1207   void get_resource(void)
1208   {
1209 <        current_cpu->get_resource(ReadMacInt32(XLM_GET_RESOURCE));
1209 >        ppc_cpu->get_resource(ReadMacInt32(XLM_GET_RESOURCE));
1210   }
1211  
1212   void get_1_resource(void)
1213   {
1214 <        current_cpu->get_resource(ReadMacInt32(XLM_GET_1_RESOURCE));
1214 >        ppc_cpu->get_resource(ReadMacInt32(XLM_GET_1_RESOURCE));
1215   }
1216  
1217   void get_ind_resource(void)
1218   {
1219 <        current_cpu->get_resource(ReadMacInt32(XLM_GET_IND_RESOURCE));
1219 >        ppc_cpu->get_resource(ReadMacInt32(XLM_GET_IND_RESOURCE));
1220   }
1221  
1222   void get_1_ind_resource(void)
1223   {
1224 <        current_cpu->get_resource(ReadMacInt32(XLM_GET_1_IND_RESOURCE));
1224 >        ppc_cpu->get_resource(ReadMacInt32(XLM_GET_1_IND_RESOURCE));
1225   }
1226  
1227   void r_get_resource(void)
1228   {
1229 <        current_cpu->get_resource(ReadMacInt32(XLM_R_GET_RESOURCE));
1229 >        ppc_cpu->get_resource(ReadMacInt32(XLM_R_GET_RESOURCE));
1230   }

Diff Legend

Removed lines
+ Added lines
< Changed lines
> Changed lines